학회 |
한국재료학회 |
학술대회 |
2011년 가을 (10/27 ~ 10/29, 신라대학교) |
권호 |
17권 2호 |
발표분야 |
B. Nanomaterials and Processing Technology(나노소재기술) |
제목 |
무전해 식각법으로 합성된 Si 나노와이어를 이용한 CMOS 인버터 (CMOS Inverter by Using Si Nanowires Prepared by Electroless Etching Method) |
초록 |
Si 나노와이어를 합성하는 다양한 방법들 중에서 Si 기판을 나노와이어 형태로 제작하는 무전해 식각법은 쉽고 간단하기 때문에 최근 많은 연구가 진행되고 있다. 무전해 식각법을 이용한 Si 나노와이어는 p 또는 n형의 전기적 특성을 갖는 Si 기판의 도핑농도에 따라 원하는 전기적 특성을 갖는 나노와이어를 얻을 수 있을 것이라는 기대가 있었지만 n형으로 제작된 나노와이어의 경우 식각에 의한 표면의 거칠기 때문에 그 특성을 나타내지 못하는 문제점을 가지고 있다. 본 연구에서는 무전해 식각법을 이용하여 p와 n형 나노와이어를 합성하고 field-effect transistors(FETs) 소자를 제작하여 각각의 특성을 구현하였다. 나노와이어와 절연막 사이의 계면 결함을 최소화 하기 위하여 poly-4-vinylphenol (PVP) 고분자 절연막에 나노와이어를 삽입시킨 형태로 소자를 제작하였고, 특히 n형 나노와이어의 표면을 보다 평평하게 하기 위하여 열처리를 진행 하였다. 이렇게 각각의 특성이 구현된 나노와이어를 이용하여 soft-lithography 공정을 통해 complementary metal-oxide semiconductor(CMOS) 구조의 인버터 소자를 제작하였으며 그 전기적 특성을 평가하였다. |
저자 |
문경주, 이태일, 이상훈, 황성환, 명재민
|
소속 |
연세대 |
키워드 |
Si nanowire; electroless etching; electrical characteristics; CMOS inverter
|
E-Mail |
|